泽学网——奥鹏作业辅导,国开/电大作业辅导,毕业论文辅导,客服: zexue66
当前位置: 主页 > 在线作业正文

大连理工大学23年秋《数字电路与系统》在线作业2【奥鹏作业答案】

12-16 在线作业

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )大连理工大学泽学网微信:zexue66

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

大连理工大学23秋《数字电路与系统》在线作业2

共20道题 总分:100分

一、单选题(共6题,30分)

1.下列哪项不属于集成触发器按照触发方式的分类?( )

A、电平触发器

B、脉冲触发器

C、时钟触发器

D、边沿触发器

2.两个模N计数器级联,可实现( )的计数器。

A、1

B、N×N

C、N

D、2N

3.74LS175是( )位集成寄存器。

A、四

B、三

C、二

D、一

4.TTL维持阻塞D触发器在( )触发。

A、时钟脉冲上升沿

B、时钟脉冲下降沿

C、时钟脉冲上升沿和下降沿都可

D、时钟脉冲上升沿和下降沿都不可

5.边沿触发器的触发方式是( )。

A、主从触发

B、脉冲触发

C、边沿触发

D、电平触发

6.有关74148的说法,正确的是?( )

A、输入、输出均为高电平有效

B、输入高电平有效,输出低电平有效

C、输入低电平有效,输出高电平有效

D、输入、输出均为低电平有效

二、多选题(共6题,30分)

1.主从RS触发器和时钟RS触发器相比,下列哪些是相同的?( )

A、特征方程

B、约束条件

C、真值表

D、波形图

2.有关组合逻辑电路的说法正确的是?( )

A、存在反馈电路

B、不存在反馈电路

C、存在记忆延迟单元

D、不存在记忆延迟单元

3.下列哪些是触发器的典型应用?( )

A、消除噪声电路

B、移位寄存器

C、数据锁存器

D、单脉冲发生器

4.组合逻辑电路设计过程中,关于正逻辑的说法正确的是( )。

A、1表示肯定

B、1表示否定

C、0表示肯定

D、0表示否定

5.数据选择器的功能是将多个输入数据中的一个送到唯一的输出端,常用的有哪些?( )

A、二选一

B、四选一

C、八选一

D、十六选一

6.8线-3线编码器是指?( )

A、输入端是8个输入信号

B、输入端是3个输入信号

C、输出端是8个输出信号

D、输出端是3个输出信号

三、判断题(共8题,40分)

1.下降沿触发的JK触发器是利用触发器内部门电路的延迟时间来实现下降沿触发的。

A、错误

B、正确

2.时钟触发器和电平触发器不是同一种触发器。

A、错误

B、正确

3.组合逻辑电路分析的任务是:对给定的逻辑电路图,找出电路的逻辑功能。

A、错误

B、正确

4.序列信号发生器是能够循环产生一组序列信号的时序逻辑电路。

A、错误

B、正确

5.用数值比较器7485比较两个多位数的大小时,要从低向高逐位比较。

A、错误

B、正确

6.在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。

A、错误

B、正确

7.在数字系统的实际应用中,键盘输入逻辑电路可以由编码器组成。

A、错误

B、正确

8.维持阻塞D触发器可以利用反馈信号的维持阻塞作用来防止触发器产生空翻。

A、错误

B、正确

版权保护: 本文由 奥鹏作业答案-泽学网-专业的奥鹏作业毕业论文辅导网 原创,转载请保留链接: https://www.zexuewang.nethttps://www.zexuewang.net/zaixianzuoye/30530.html

泽学网,奥鹏作业,毕业论文,奥鹏辅导网,国开终结性考试,国开作业 关于我们泽学网
泽学网致力打造中国更专业的远程教育辅导网站
  • 89560文章总数
  • 泽学网泽学网
  • 建站天数
  • 泽学网,奥鹏作业,毕业论文,奥鹏辅导网,国开终结性考试,国开作业
    泽学网,奥鹏作业,毕业论文,奥鹏辅导网,国开终结性考试,国开作业
    泽学网,奥鹏作业,毕业论文,奥鹏辅导网,国开终结性考试,国开作业

    友情链接